# Санкт-Петербургский политехнический университет Петра Великого Институт компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

#### Лабораторная №8

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

Тема: Анализ потока данных

Задание 2

Студенты:

Соболь В.

Темнова А.С.

<u>Группа: 13541/3</u>

Преподаватель:

Антонов А.П.

## Содержание

| 1.        | Задание                  | 3  |
|-----------|--------------------------|----|
| 2.        | Скрипт                   | 5  |
| 3.        | Решение 1                | 6  |
|           | 3.1. Исходный код        | 6  |
|           | 3.2. Моделирование       |    |
|           | 3.3. Синтез              | 9  |
| 4.        | Решение 2                | 12 |
|           | 4.1. Исходный код        | 12 |
|           | 4.2. Моделирование       | 13 |
|           | 4.3. Синтез              |    |
|           | 4.4. C/RTL моделирование |    |
| <b>5.</b> | Решение 3                | 17 |
|           | 5.1. Исходный код        | 17 |
|           | 5.2. Моделирование       | 18 |
|           | 5.3. Синтез              |    |
| 6.        | Вывод                    | 21 |

#### 1. Задание

- 1. Создать проект lab8 2
- 2. Микросхема: xa7a12tcsg325-1q
- 3. Создать две функции (см. Текст ниже) исходную и модифицированную и провести их анализ.

#### **Bypassing Tasks**

Data should generally flow from one task to another. If you bypass tasks, this reduces

the performance of the DATAFLOW optimization. In the following example, Loop1 generates

the values for temp1and temp2. However, the next task, Loop2, only uses the value of temp1.

The value of temp2 is not consumed until after Loop2. Therefore, temp2 bypasses the next task

in the sequence, which limits the performance of the DATAFLOW optimization void foo\_b(int data\_in[N], int scale, int data\_out1[N], int data\_out2[N]) { int temp1[N], temp2[N]. temp3[N];

```
\begin{split} & \text{Loop1: for(int } i = 0; \ i < N; \ i++) \ \{ \\ & \text{temp1[i]} = \text{data\_in[i]} * \text{scale;} \\ & \text{temp2[i]} = \text{data\_in[i]} * \text{scale;} \\ & \text{Loop2: for(int } j = 0; \ j < N; \ j++) \ \{ \\ & \text{temp3[j]} = \text{temp1[j]} + 123; \\ & \text{Loop3: for(int } k = 0; \ k < N; \ k++) \ \{ \\ & \text{data\_out[k]} = \text{temp2[k]} + \text{temp3[k];} \\ & \text{\}} \\ & \text{\}} \end{split}
```

Because the loop iteration limits are all the same in this example, you can modify the code so

that Loop2 consumes temp2 and produces temp4 as follows. This ensures that the data flow

from one task to the next.

```
void foo_m(int data_in[N], int scale, int data_out1[N], int data_out2[N]) { int temp1[N], temp2[N]. temp3[N], temp4[N];
```

```
\begin{aligned} &\text{Loop1: for(int } i = 0; i < N; i++) \ \{\\ &\text{temp1[i]} = \text{data\_in[i] * scale;}\\ &\text{temp2[i]} = \text{data in[i] * scale;} \end{aligned}
```

```
} Loop2: for(int j = 0; j < N; j++) { temp3[j] = temp1[j] + 123; temp4[j] = temp2[j]; } Loop3: for(int k = 0; k < N; k++) { data_out[k] = temp4[k] + temp3[k]; } }
```

- 4. Создать тест lab8 2 test.с для проверки функций выше.
- 5. Для функции **foo b** 
  - задать: clock period 10; clock uncertainty 0.1
  - осуществить моделирование (с выводом результатов в консоль)
  - осуществить синтез для:
    - привести в отчете:
      - \* performance estimates=>summary
      - \* utilization estimates=>summary
      - \* scheduler viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency
        - · На скриншоте показать Initiation Interval
      - \* resource viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency
        - · На скриншоте показать Initiation Interval

#### 6. Для функции **foo m**

- задать: clock period 10; clock uncertainty 0.1
- осуществить моделирование (с выводом результатов в консоль)
- осуществить синтез для случая FIFO for the memory buffers:
  - привести в отчете:
    - \* performance estimates=>summary
    - \* utilization estimates=>summary
    - \* scheduler viewer (выполнить Zoom to Fit)
      - · На скриншоте показать Latency
      - · На скриншоте показать Initiation Interval
    - \* resource viewer (выполнить Zoom to Fit)
      - · На скриншоте показать Latency
      - · На скриншоте показать Initiation Interval
    - \* Dataflow viewer
- осуществить синтез для случая ping-pong buffers:

- привести в отчете:
  - \* performance estimates=>summary
  - \* utilization estimates=>summary
  - \* scheduler viewer (выполнить Zoom to Fit)
    - · На скриншоте показать Latency
    - · На скриншоте показать Initiation Interval
  - \* resource viewer (выполнить Zoom to Fit)
    - · На скриншоте показать Latency
    - · На скриншоте показать Initiation Interval
  - \* Dataflow viewer
- Осуществить C|RTL моделирование для случая FIFO for the memory buffers
  - Привести результаты из консоли
  - Открыть временную диаграмму (все сигналы)
    - \* Отобразить два цикла обработки на одном экране
      - · На скриншоте показать Latency
      - $\cdot$  На скриншоте показать Initiation Interval

#### 7. Выводы

• Объяснить отличия в синтезе foo\_b и двух вариантов foo\_m между собой

## 2. Скрипт

Ниже приводится скрипт, для автоматизации выполнения лабораторной работы.

```
1 open project -reset lab8 2 b
2 add_files lab8_2_b.c
3 set_top foo
4 add_files -tb lab8_2_test.c
6 open_solution solution1 -reset
7
  set_part \{xa7a12tcsg325-1q\}
8
  create_clock -period 10ns
9
  set clock uncertainty 0.1
10
11 csim design
12 csynth design
13
14 open_project -reset lab8_2_m
15 add_files lab8_2_m.c
16 set top foo
17 add_files -tb lab8_2_test.c
18
19
20 open solution solution ping pong -reset
21 \operatorname{set} \operatorname{part} \left\{ \operatorname{xa7a12tcsg} 325 - 1q \right\}
22 create_clock -period 10ns
23 set_clock_uncertainty 0.1
24 config dataflow -default channel pingpong
25 set_directive_dataflow foo
26
27
  csim design
28
  csynth design
29
30
31
32 open solution solution fifo -reset
33 set part \{xa7a12tcsg325-1q\}
34 create clock -period 10ns
35 set clock uncertainty 0.1
36 config_dataflow -default_channel fifo
37
  set_directive_dataflow foo
38
39 csim_design
40 csynth design
41 cosim design -trace level all
42
43
  exit
```

Рис. 2.1. Скрипт

#### 3. Решение 1

#### 3.1. Исходный код

Ниже приведен исходный код устройства и теста.

```
1 #include "lab8_2.h"
2
3
  void foo(int data_in[N], int scale, int data_out[N]) {
    int temp1[N], temp2[N], temp3[N];
4
5
    Loop1: for(int i = 0; i < N; i++) {
      temp1[i] = data_in[i] * scale;
6
7
      temp2[i] = data_in[i] >> scale;
8
9
    Loop2: for(int j = 0; j < N; j++)  {
10
      temp3[j] = temp1[j] + 123;
11
12
    Loop3: for(int k = 0; k < N; k++) {
13
      data_out[k] = temp2[k] + temp3[k];
14
15 }
```

Рис. 3.1. Исходный код устройства

```
1 #define N 10
```

Рис. 3.2. Заголовочный файл

```
1 #include < stdio.h>
2 | #include "lab8_2.h"
3
4
  int main() {
5
     int data_in[N];
6
     int data_out[N];
7
     int data_out_expected[N];
8
     int scale = 2;
9
     int pass = 1;
10
11
     int i, j;
12
13
     for (i = 0; i < N; i++) {
14
       data_in[i] = 211*i\% 9;
15
       int temp1 = data_in[i] * scale + 123;
       int temp2 = data_in[i] >> scale;
16
17
       data\_out\_expected[i] = temp1 + temp2;
18
19
20
     foo(data in, scale, data out);
21
     \  \  \, \textbf{for}\  \  \, (\,i\,\,=\,\,0\,;\  \  \, i\,\,<\,N\,;\  \  \, i\,++)\  \, \{\,
22
23
        printf("Expected:[%d], _\tActual:[%d]\n", data_out_expected[i], data_out[i]);
        if (data out expected[i] != data out[i] ) {
24
25
          pass = 0;
26
27
28
29
     if (pass) {
                        --Test_Pass-----\n");
30
        printf ("-
31
       return 0;
32
     } else {
33
        printf ("-
                      ----ERROR-----\n");
       return -1;
34
35
36
```

Рис. 3.3. Исходный код теста

#### 3.2. Моделирование

Ниже приведены результаты моделирования.

```
INFO: [APCC 202-1] APCC is done.
   Generating csim.exe
Expected:[123],
                        Actual: [123]
Expected:[132],
                        Actual:[132]
Expected:[141],
                        Actual:[141]
Expected:[129],
                        Actual: [129]
Expected:[138],
                        Actual: [138]
Expected: [127],
                        Actual: [127]
Expected:[136],
                        Actual: [136]
Expected:[125],
                        Actual:[125]
Expected:[134],
                        Actual:[134]
Expected: [123],
                        Actual: [123]
-----Test Pass---
INFO: [SIM 211-1] CSim done with 0 errors.
INFO: [SIM 211-3] *********** CSIM finish ********
```

Рис. 3.4. Результаты моделирования

По результатам моделирования видно, что устройство работает корректно.

#### 3.3. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.



Рис. 3.5. Performance estimates

#### **Utilization Estimates**

#### Summary

| Name            | BRAM_ | 18K | DSP4 | 18E | FF    | LUT  |
|-----------------|-------|-----|------|-----|-------|------|
| DSP             | -     |     | -    |     | -     | -    |
| Expression      | -     |     |      | 3   | 0     | 266  |
| FIFO            | -     |     | -    |     | -     | -    |
| Instance        | -     |     | -    |     | -     | -    |
| Memory          |       | 0   | -    |     | 192   | 15   |
| Multiplexer     | -     |     | -    |     | -     | 119  |
| Register        | -     |     | -    |     | 109   | -    |
| Total           |       | 0   |      | 3   | 301   | 400  |
| Available       |       | 40  |      | 40  | 16000 | 8000 |
| Utilization (%) |       | 0   |      | 7   | 1     | 5    |

Рис. 3.6. Utilization estimates



Рис. 3.7. Performance profile



Рис. 3.8. Scheduler viewer

|    | Resource\Control Step | C0   | C1      | C2 | C3    | C4    | C5      | C6    | C7      | C8    |
|----|-----------------------|------|---------|----|-------|-------|---------|-------|---------|-------|
| 1  | ⊡I/O Ports            |      |         |    |       |       |         |       |         |       |
| 2  | scale                 | read |         |    |       |       |         |       |         |       |
| 3  | data_in(p0)           |      | re      | ad |       |       |         |       |         |       |
| 4  | data_out(p0)          |      |         |    |       |       |         |       |         | write |
| 5  | ⊡Memory Ports         |      |         |    |       |       |         |       |         |       |
| 6  | data_in(p0)           |      | re      | ad |       |       |         |       |         |       |
| 7  | temp2(p0)             |      |         |    | write |       |         |       | re      | ad    |
| 8  | templ(p0)             |      |         |    |       | write | re      | ad    |         |       |
| 9  | temp3(p0)             |      |         |    |       |       |         | write | re      | ad    |
| 10 | data_out(p0)          |      |         |    |       |       |         |       |         | write |
| 11 | □Expressions          |      |         |    |       |       |         |       |         |       |
| 12 | i_phi_fu_143          |      | phi_mux |    |       |       |         |       |         |       |
| 13 | i_1_fu_178            |      | +       |    |       |       |         |       |         |       |
| 14 | exitcond2_fu_172      |      | icmp    |    |       |       |         |       |         |       |
| 15 | tmp_2_fu_193          |      |         |    | ashr  |       |         |       |         |       |
| 16 | tmp_1_fu_189          |      |         |    | *     |       |         |       |         |       |
| 17 | j_phi_fu_154          |      |         |    |       |       | phi_mux |       |         |       |
| 18 | j_1_fu_204            |      |         |    |       |       | +       |       |         |       |
| 19 | exitcondl_fu_198      |      |         |    |       |       | icmp    |       |         |       |
| 20 | tmp_5_fu_215          |      |         |    |       |       |         | +     |         |       |
| 21 | k_phi_fu_165          |      |         |    |       |       |         |       | phi_mux |       |
| 22 | k_1_fu_228            |      |         |    |       |       |         |       | +       |       |
| 23 | exitcond_fu_222       |      |         |    |       |       |         |       | icmp    |       |
| 24 | tmp_8_fu_240          |      |         |    |       |       |         |       |         | +     |

Рис. 3.9. Resource viewer

## 4. Решение 2

#### 4.1. Исходный код

Ниже приведен исходный код устройства и теста.

```
#include "lab8 2.h"
 2
3
    \mathbf{void} \hspace{0.1cm} \mathbf{foo} \hspace{0.1cm} (\mathbf{int} \hspace{0.1cm} \mathbf{data} \hspace{0.1cm} \underline{} \hspace{0.1cm} \mathbf{int} \hspace{0.1cm} \mathbf{scale} \hspace{0.1cm}, \hspace{0.1cm} \mathbf{int} \hspace{0.1cm} \mathbf{data} \hspace{0.1cm} \underline{} \hspace{0.1cm} \mathbf{out} \hspace{0.1cm} [N] \hspace{0.1cm}) \hspace{0.2cm} \hspace{0.1cm} \{
        int \text{ temp1}[N], \text{ temp2}[N], \text{ temp3}[N], \text{ temp4}[N];
 4
 5
        Loop1: for(int i = 0; i < N; i++) {
 6
            temp1[i] = data_in[i] * scale;
 7
            temp2[i] = data_in[i] >> scale;
 8
 9
        Loop2: for(int j = 0; j < N; j++) {
10
            temp3[j] = temp1[j] + 123;
11
            temp4[j] = temp2[j];
12
        Loop3: for (int k = 0; k < N; k++) {
13
14
            data_out[k] = temp4[k] + temp3[k];
15
16 }
```

Рис. 4.1. Исходный код устройства

```
1 #define N 10
```

Рис. 4.2. Заголовочный файл

```
1 #include < stdio.h>
 2 | #include "lab8_2.h"
 3
 4
  int main() {
 5
     int data_in[N];
 6
     int data_out[N];
 7
     int data_out_expected[N];
 8
     int scale = 2;
 9
     int pass = 1;
10
11
     int i, j;
12
13
     for (i = 0; i < N; i++) {
14
       data_in[i] = 211*i\% 9;
15
       int temp1 = data_in[i] * scale + 123;
       int temp2 = data_in[i] >> scale;
16
17
       data\_out\_expected[i] = temp1 + temp2;
18
19
20
     foo(data in, scale, data out);
21
     \quad \  \  \mathbf{for} \ \ (\, i \ = \ 0\,; \ \ i \ < \ N; \ \ i + +) \ \ \{ \ \ \\
22
23
        printf("Expected:[%d], _\tActual:[%d]\n", data_out_expected[i], data_out[i]);
        if (data_out_expected[i] != data_out[i] ) {
24
25
          pass = 0;
26
27
28
29
     if (pass) {
                        --Test_Pass-----\n");
30
        printf ("-
31
       return 0;
32
     } else {
33
        printf ("-
                       ----ERROR-----\n");
       return -1;
34
35
36
```

Рис. 4.3. Исходный код теста

#### 4.2. Моделирование

Ниже приведены результаты моделирования.

```
INFO: [APCC 202-1] APCC is done.
  Generating csim.exe
Expected:[123],
                     Actual:[123]
Expected:[132],
                     Actual:[132]
Expected:[141],
                     Actual:[141]
Expected:[129],
                     Actual: [129]
Expected:[138],
                     Actual: [138]
Expected:[127],
                     Actual:[127]
Expected:[136],
                     Actual: [136]
Expected:[125],
                     Actual: [125]
Expected:[134],
                     Actual: [134]
Expected:[123],
                     Actual:[123]
 ----Test Pass-----
INFO: [SIM 211-1] CSim done with 0 errors.
```

Рис. 4.4. Результаты моделирования

По результатам моделирования видно, что устройство работает корректно.

#### 4.3. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.



Рис. 4.5. Performance estimates

#### **Utilization Estimates**

#### Summary

| Name            | BRAM | 18K | DSP4 | 18E | FF    | LUT  |
|-----------------|------|-----|------|-----|-------|------|
| DSP             | -    |     | -    |     | -     | -    |
| Expression      | -    |     | -    |     | 0     | 8    |
| FIFO            |      | 0   | -    |     | 24    | 184  |
| Instance        | -    |     |      | 3   | 195   | 535  |
| Memory          | -    |     | -    |     | -     | -    |
| Multiplexer     | -    |     | -    |     | -     | -    |
| Register        | -    |     | -    |     | -     | -    |
| Total           |      | 0   |      | 3   | 219   | 727  |
| Available       |      | 40  |      | 40  | 16000 | 8000 |
| Utilization (%) |      | 0   |      | 7   | 1     | 9    |

Рис. 4.6. Utilization estimates



Рис. 4.7. Performance profile



Рис. 4.8. Scheduler viewer

| 1 🖃 | I/O Ports          |      |  |    |    |      |  |
|-----|--------------------|------|--|----|----|------|--|
|     | .,                 |      |  |    |    |      |  |
| 2   | scale              | read |  |    |    |      |  |
| 3 🖃 | Instances          |      |  |    |    |      |  |
| 4   | Loop_Loop1_proc_U0 | call |  |    |    |      |  |
| 5   | Loop_Loop2_proc_U0 |      |  | ca | 11 |      |  |
| 6   | Loop_Loop3_proc_U0 |      |  |    |    | call |  |

Рис. 4.9. Resource viewer



Рис. 4.10. Dataflow viewer

#### 4.4. С/RTL моделирование



Рис. 4.11. Временная диаграмма

#### 5. Решение 3

#### 5.1. Исходный код

Ниже приведен исходный код устройства и теста.

```
\#include "lab8_2.h"
 2
 3
    void foo(int data_in[N], int scale, int data_out[N]) {
       \mathbf{int} \hspace{0.1cm} temp1\hspace{0.1cm}[N]\hspace{0.1cm}, \hspace{0.1cm} temp2\hspace{0.1cm}[N]\hspace{0.1cm}, \hspace{0.1cm} temp3\hspace{0.1cm}[N]\hspace{0.1cm}, \hspace{0.1cm} temp4\hspace{0.1cm}[N]\hspace{0.1cm};
 4
 5
       Loop1: for(int i = 0; i < N; i++) {
 6
          temp1[i] = data_in[i] * scale;
 7
          temp2[i] = data in[i] >> scale;
 8
 9
       Loop2: for(int j = 0; j < N; j++) {
10
          temp3[j] = temp1[j] + 123;
          temp4[j] = temp2[j];
11
12
13
       Loop3: for (int k = 0; k < N; k++) {
14
          data \operatorname{out}[k] = \operatorname{temp4}[k] + \operatorname{temp3}[k];
15
16
```

Рис. 5.1. Исходный код устройства

Рис. 5.2. Заголовочный файл

```
1 #include < stdio.h>
  \#include "lab8_2.h"
3
4
  int main() {
5
    int data_in[N];
6
    int data_out[N];
7
    int data_out_expected[N];
8
    int scale = 2;
9
    int pass = 1;
10
11
    int i, j;
12
13
     for (i = 0; i < N; i++) {
       data_in[i] = 211*i\% 9;
14
       int temp1 = data_in[i] * scale + 123;
15
16
       int temp2 = data_in[i] >> scale;
17
       data\_out\_expected[i] = temp1 + temp2;
18
19
20
     foo(data in, scale, data out);
21
     \quad \  \  \mathbf{for} \ \ (\, i \ = \ 0\,; \ \ i \ < \ N; \ \ i + +) \ \ \{ \ \ \\
22
       23
       if (data_out_expected[i] != data_out[i] ) {
24
25
         pass = 0;
26
       }
27
28
29
     if(pass){
30
       printf("-
                      -\text{Test} \cup \text{Pass}——\n");
31
       return 0;
32
     } else {
33
                      -ERROR----\n");
       printf ("-
34
       return -1;
35
36
```

Рис. 5.3. Исходный код теста

#### 5.2. Моделирование

Ниже приведены результаты моделирования.

```
INFO: [APCC 202-1] APCC is done.
  Generating csim.exe
Expected:[123],
                      Actual:[123]
Expected:[132],
                     Actual: [132]
Expected:[141],
                     Actual:[141]
Expected:[129],
                     Actual: [129]
Expected:[138],
                     Actual: [138]
Expected:[127],
                     Actual:[127]
Expected:[136],
                     Actual: [136]
Expected:[125],
                     Actual: [125]
Expected:[134],
                     Actual: [134]
Expected:[123],
                     Actual:[123]
 ----Test Pass-----
INFO: [SIM 211-1] CSim done with 0 errors.
```

Рис. 5.4. Результаты моделирования

По результатам моделирования видно, что устройство работает корректно.

#### **5.3.** Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.



Рис. 5.5. Performance estimates

#### **Utilization Estimates**

#### ∃ Summary

| Name            | BRAM | 18K | DSP4 | I8E | FF    | LUT  |
|-----------------|------|-----|------|-----|-------|------|
| DSP             | -    |     | -    |     | -     | -    |
| Expression      | -    |     | -    |     | 0     | 104  |
| FIFO            | -    |     | -    |     | -     | -    |
| Instance        | -    |     |      | 3   | 114   | 419  |
| Memory          |      | 0   | -    |     | 256   | 20   |
| Multiplexer     | -    |     | -    |     | -     | 36   |
| Register        | -    |     | -    |     | 4     | -    |
| Total           |      | 0   |      | 3   | 374   | 579  |
| Available       |      | 40  |      | 40  | 16000 | 8000 |
| Utilization (%) |      | 0   |      | 7   | 2     | 7    |

Рис. 5.6. Utilization estimates



Рис. 5.7. Performance profile



Рис. 5.8. Scheduler viewer

|   | Resource\Control Step | C0   | C1 | C2 | C3 | C4 | C5 |
|---|-----------------------|------|----|----|----|----|----|
| 1 | ⊡I/O Ports            |      |    |    |    |    |    |
| 2 | scale                 | read |    |    |    |    |    |
| 3 | - Instances           |      |    |    |    |    |    |
| 4 | Loop_Loop1_proc_U0    | ca   | 11 |    |    |    |    |
| 5 | Loop_Loop2_proc_U0    |      |    | ca | 11 |    |    |
| 6 | Loop_Loop3_proc_U0    |      |    |    |    | ca | 11 |

Рис. 5.9. Resource viewer



Рис. 5.10. Dataflow viewer

### 6. Вывод

В данной лабораторной работе были рассмотрены варианты применения директивы DATAFLOW.

В первом решении не используются директивы, выполнение циклов в функции происходит последовательно. В случае, когда добавляется директива DATAFLOW для функции, между функциями добавляются буферы данных, что позволяет циклам работать параллельно. Количество требуемых ресурсов выше чем у первого случая.

В третьем решении, вместо буферов FIFO используются буферы ping-pong, что сказывается негативно на производительности.